RS-485硬件电路设计中需注意的问题-SKY网络电话
您的位置:SKY网络电话 >> 行业信息>> RS-485硬件电路设计中需注意的问题

RS-485硬件电路设计中需注意的问题

来源:网上转载-RS-485  发布时间:2014-08-22 17:12:13

电路基本原理

某节点的硬件电路设计如图1所示,在该电路中,使用了-种RS-485接口芯片SN75LBC184,它采用单-电源VCC。,电压在+3~+5.5V范围内都能正常工作。与普通的RS-485芯片相比,它不但能抗雷电的冲击而且能承受高达skV的静电放电冲击,片内集成4个瞬时过压保护管,可承受高达40OV的瞬态脉冲电压。因此,它能显著提高防止雷电损坏器件的可靠性。对-些环境比较恶劣的现场,可直接与传输线相接而不需要任何外加保护元件。该芯片还有-个独特的设计,当输人端开路时,其输出为高电平,这样可保证接收器输人端电缆有开路故障时,不影响系统的正常工作。另外,它的输人阻抗为RS-485标准输人阻抗的2倍()24kn),故可以在总线上连接64个收发器。芯片内部设计了限斜率驱动,使输出信号边沿不会过陡,使传输线上不会产生过多的高频分量,从而有效扼制电磁干扰。在图1中,四位-体的光电祸合器TLP521让单片机与SN75LBC184之间完全没有了电的联系,提高了工作的可靠性。基本原理为:当单片机Pl.6=0时,光电祸合器的发光二极管发光,光敏三极管导通,输出高电压(+SV),选中RS-485接口芯片的DE端,允许发送。当单片机Pl.6=1时,光电祸合器的发光二极管不发光,光敏三极管不导通,输出低电压(0V),选中RS-485接口芯片的RE端,允许接收。SN75LBC184的R端(接收端)和D端(发送端)的原理与上述类似。

 

网络话费充值

 

上一条:分析防止RS-485的DE控制端设总线冲突
下一条:RS-485软件的编程